- 相關(guān)推薦
通信工程類(lèi)面試題
在學(xué)習和工作的日常里,許多人都需要跟試題打交道,借助試題可以檢驗考試者是否已經(jīng)具備獲得某種資格的基本能力。什么類(lèi)型的試題才能有效幫助到我們呢?下面是小編整理的通信工程類(lèi)面試題,歡迎閱讀與收藏。
1、內部初驗的條件是什么?
內部驗收是有華為方面和施工合作方簽署的內部驗收書(shū),起作為工程付款的依據,其簽署的前提條件是由于客戶(hù)方原因或者華為產(chǎn)品原因引起客戶(hù)無(wú)法簽訂系統初驗
2、合作方工程師如何處理客戶(hù)的超界面需求?
出現此種情況,應首先向客戶(hù)講明我方的職責、服務(wù)范圍,考慮到雙方關(guān)系的協(xié)調和諧,一些非常小的要求在不違反相關(guān)規定的前提可以提供力所能及的幫助,牽扯到大量工程量或者違反規定的情況,需要耐心向客戶(hù)解釋?zhuān)瑺幦〉玫秸徑,同時(shí)及時(shí)向相關(guān)負責人反饋。
服務(wù)規范:
3、工程滿(mǎn)意度如何保障?
1.嚴格按工程進(jìn)度計劃和客戶(hù)要求進(jìn)行施工,做到保質(zhì)保量;
2.按時(shí)提交工程周報,定期和客戶(hù)溝通,工程以外的問(wèn)題爭取得到客戶(hù)的理解與支持。
4、工程客戶(hù)滿(mǎn)意度調查問(wèn)題包括哪些?滿(mǎn)意度分數如何計算?
您對本次施工的總體滿(mǎn)意度評價(jià)如何?
您對施工人員溝通、協(xié)調配合情況評價(jià)如何?
您對工程交付及時(shí)性評價(jià)如何?
您對割接準備、安全生產(chǎn)評價(jià)如何?
您認為本次工程還有哪些需要改進(jìn)的地方?
打分主要在前4項,每項是5分制,非常滿(mǎn)意=5分,滿(mǎn)意=4分。
不過(guò)每項內容權重分別為40、20、20、20
各單位工程督導立即著(zhù)手拜訪(fǎng)客戶(hù),跟客戶(hù)解釋下以上工程客戶(hù)滿(mǎn)意度調查計算方式的變化,并耐心跟客戶(hù)溝通,希望客戶(hù)在遇到工程中的問(wèn)題時(shí),尤其是問(wèn)題在得不到及時(shí)解決時(shí),可以先投訴到區域工程責任人處,華為公司和合作單位領(lǐng)導一定會(huì )及時(shí)來(lái)處理,保證問(wèn)題的及時(shí)解決,保障工程的順利進(jìn)行。最后希望客戶(hù)在答復第三方調查時(shí),能幫忙答復“非常滿(mǎn)意”,希望客戶(hù)也能支持我們的工作。
5、工程督導的主要指責是什么?
工程現場(chǎng)的第一責任人;對工程進(jìn)度、工程質(zhì)量負直接責任;工程實(shí)施、工程現場(chǎng)的組織協(xié)調;負責驗收、文檔整理;合同貨物的準確驗收
局方機房行為要注意哪些?
進(jìn)入局方機房必須進(jìn)行申請,得到局方相關(guān)人員確認同意后方可進(jìn)入;需在局方相關(guān)人員的陪同下進(jìn)入;嚴格執行局方相關(guān)機房管理規定(如:戴鞋套、登記);不動(dòng)和本次工程不相關(guān)的設備;插拔單板要戴防靜電手腕,所有操作必要按照相關(guān)規定、方案步驟進(jìn)行;結束后應該保持機房衛生
溝通技巧:
6、如果客戶(hù)要求在白天進(jìn)行業(yè)務(wù)割接,該如何處理?
詳細向客戶(hù)說(shuō)明白天進(jìn)行割接可能發(fā)生的情況,及對用戶(hù)業(yè)務(wù)所造成的影響,爭取說(shuō)服客戶(hù)在行業(yè)默認時(shí)間進(jìn)行,把風(fēng)險降到最;及時(shí)向相關(guān)負責人反饋情況,由相關(guān)人員和客戶(hù)進(jìn)行溝通、協(xié)調;客戶(hù)要求必須白天進(jìn)行的,要簽定備忘錄,在備忘錄中詳細寫(xiě)明情況及雙方的責任,由客戶(hù)簽字蓋章確認。
【擴展】
一、通信工程
1.有源濾波器和無(wú)源濾波器的區別
答:無(wú)源濾波器:這種電路主要有無(wú)源元件R、L和C組成
有源濾波器:集成運放和R、C組成。具有不用電感、體積小、重量輕等優(yōu)點(diǎn)。
集成運放的開(kāi)環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。
2.什么是負載 ?什么是帶負載能力?
答:把電能轉換成其他形式的能的裝置叫做負載。對于不同的負載,電路輸出特性(輸出電壓,輸出電流)幾乎不受影響,不會(huì )因為負載的劇烈變化而變,這就是所謂的帶載能力
3.什么是輸入電阻和輸出電阻 ?
答:在獨立源不作用(電壓源短路,電流源開(kāi)路)的情況下,由端口看入,電路可用一個(gè)電阻元件來(lái)等效。這個(gè)等效電阻稱(chēng)為該電路的輸入電阻。從放大電路輸出端看進(jìn)去的等效內阻稱(chēng)為輸出電阻Ro。
4.什么叫差模信號?什么叫共模信號?
答:兩個(gè)大小相等、極性相反的一對信號稱(chēng)為差模信號。差動(dòng)放大電路輸入差模信號(uil =-ui2)時(shí),稱(chēng)為差模輸入。兩個(gè)大小相等、極性相同的一對信號稱(chēng)為共模信號。差動(dòng)放大電路輸入共模信號(uil =ui2)時(shí),稱(chēng)為共模輸入。在差動(dòng)放大器中,有用信號以差模形式輸入,干擾信號用共模形式輸入,那么干擾信號將被抑制的很小。
5.怎樣理解阻抗匹配?
答:阻抗匹配是指信號源或者傳輸線(xiàn)跟負載之間的一種合適的搭配方式。阻抗匹配分為低頻和高頻兩種情況討論。
低頻:當負載電阻跟信號源內阻相等時(shí),負載可獲得最大輸出功率,這就是我們常說(shuō)的阻抗匹配之一。對于純電阻電路,此結論同樣適用于低頻電路及高頻電路。當交流電路中含有容性或感性阻抗時(shí),結論有所改變,就是需要信號源與負載阻抗的的實(shí)部相等,虛部互為相反數,這叫做共扼匹配。
在高頻電路中:如果傳輸線(xiàn)的特征阻抗跟負載阻抗不相等(即不匹配)時(shí),在負載端就會(huì )產(chǎn)生反射。為了不產(chǎn)生反射,負載阻抗跟傳輸線(xiàn)的特征阻抗應該相等,這就是傳輸線(xiàn)的阻抗匹配。
6. 解釋電流偏置的產(chǎn)生電路。
答:偏置電路:以常用的共射放大電路說(shuō)吧,主流是從發(fā)射極到集電極的IC,偏流就是從發(fā)射極到基極的IB。相對與主電路而言,為基極提供電流的電路就是所謂的偏置電路。偏置電路往往有若干元件,其中有一重要電阻,往往要調整阻值,以使集電極電流在設計規范內。這要調整的電阻就是偏置電阻。
7.偏置電阻:
答:在穩態(tài)時(shí)(無(wú)信號)通過(guò)電阻為電路提供或泄放一定的電壓或電流,使電路滿(mǎn)足工作需求, 或改善性能。
8. 什么是電壓放大?什么是電流放大? 什么是功率放大?
答:電壓放大就是只考慮輸出電壓和輸入電壓的關(guān)系。比如說(shuō)有的信號電壓低,需要放大后才能被模數轉換電路識別,這時(shí)就只需做電壓放大。
電流放大就是只考慮輸出電流于輸入電流的關(guān)系。比如說(shuō),對于一個(gè)uA級的信號,就需要放大后才能驅動(dòng)一些儀器進(jìn)行識別(如生物電子),就需要做電流放大。
功率放大就是考慮輸出功率和輸入功率的關(guān)系。 其實(shí)實(shí)際上,對于任何以上放大,最后電路中都還是有電壓,電流,功率放大的指標在,叫什么放大,只是重點(diǎn)突出電路的作用而已。
9.晶體管工作在放大區,發(fā)射結、集電結怎么偏置的
答:發(fā)射結 集電結
放大區 正偏 反偏
飽和區 正偏 正偏
截至區 反偏 反偏
10.差分放大電路的功能:
答:放大兩個(gè)輸入信號之差
11. 推挽結構的實(shí)質(zhì)是什么?
答:一般是指兩個(gè)三極管分別受兩互補信號的控制,總是在一個(gè)三極管導通的時(shí)候另一個(gè)截止.要實(shí)現線(xiàn)與需要用OC(open collector)門(mén)電路 .如果輸出級的有兩個(gè)三極管,始終處于一個(gè)導通、一個(gè)截止的狀態(tài),也就是兩個(gè)三級管推挽相連,這樣的電路結構稱(chēng)為推拉式電路或圖騰柱(Totem-pole)輸出電路]
12. RC振蕩器的構成和工作原理
答:由放大器和正反饋網(wǎng)絡(luò )兩部分構成。反饋電路由三節RC移相網(wǎng)絡(luò )構成,每節移相不超過(guò)90°,對某一頻率共可移相180°,再加上單管放大電路的反相作用即可構成正反饋,產(chǎn)生振蕩。移相振蕩器電路簡(jiǎn)單,適于輕便型測試設備和遙控設備使用,但輸出波形差,頻率難于調整,幅度也不穩定。
13.LC正弦波振蕩器有哪幾種三點(diǎn)式振蕩電路
答:電感三點(diǎn)式振蕩器和電容三點(diǎn)式振蕩器。
14. 電路的諧振
答:如果外加交流電源的頻率和L-C回路的固有頻率相同時(shí),回路中產(chǎn)生的電流最大,回路L中的磁場(chǎng)能和C中的電場(chǎng)能恰好自成系統,在電路內部進(jìn)行交換,最大限度的從電源吸取能量,而不會(huì )有能量返回電源,這就叫諧振。
15.描述CMOS電路中閂鎖效應產(chǎn)生的過(guò)程及最后的結果?
答:Latch-up 閂鎖效應,又稱(chēng)寄生PNPN效應或可控硅整流器( SCR, Silicon Controlled Rectifier )效應。在整體硅的CMOS管下,不同極性攙雜的區域間都會(huì )構成P-N結,而兩個(gè)靠近的反方向的P-N結就構成了一個(gè)雙極型的晶體三極管。因此CMOS管的下面會(huì )構成多個(gè)三極管,這些三極管自身就可能構成一個(gè)電路。這就是MOS管的寄生三極管效應。如果電路偶爾中出現了能夠使三極管開(kāi)通的條件,這個(gè)寄生的電路就會(huì )極大的影響正常電路的運作,會(huì )使原本的MOS電路承受比正常工作大得多的電流,可能使電路迅速的燒毀。Latch-up狀態(tài)下器件在電源與地之間形成短路,造成大電流、EOS(電過(guò)載)和器件損壞。
16. 選擇電阻時(shí)要考慮什么?
答:考慮電阻的 阻值(最大,最。 熔點(diǎn) 是否方便安裝
17.旁路電容
答:可將混有高頻電流和低頻電流的交流電中的高頻成分泄露掉的電容,稱(chēng)做“旁路電容”。
18.無(wú)源器件﹕
答:在模擬和數字電路中加以信號﹐不會(huì )改變自已本身的基本特性.如電阻.
有源器件﹕在模擬和數字電路中加以信號﹐可以改變自已本身的基本特性.如三極管.
19.場(chǎng)效應和晶體管比較:
答:a.在環(huán)境條件變化大的場(chǎng)合,采用場(chǎng)效應管比較合適。
b.場(chǎng)效應管常用來(lái)做前置放大器,以提高儀器設備的輸入阻抗,降低噪聲等。
c.工藝簡(jiǎn)單,占用芯片面積小,適宜大規模集成電路。在脈沖數字電路中獲得更廣泛的應用。
d.場(chǎng)效應管放大能力比晶體管低。
20.基本放大電路的組成原則:
答:a.發(fā)射結正偏,集電結反偏。
b.輸入回路的接法應該使輸入信號盡量不損失地加載到放大器的輸入端。
c.輸出回路的接法應該使輸出信號盡可能地傳送到負載上。
21.實(shí)現放大的條件
答:a.晶體管必須偏置在放大區。發(fā)射結正偏,集電結反偏。
b.正確設置靜態(tài)工作點(diǎn),使整個(gè)波形處于放大區。
c.輸入回路將變化的電壓轉化成變化的基極電流。
d.輸出回路將變化的集電極電流轉化成變化的集電極電壓,經(jīng)電容濾波只輸出交流信號。
22.靜態(tài):
答:放大電路不加輸入信號,電路中各處的電壓、電流都是固定不變的直流量,這時(shí)電路處于直流工作狀態(tài),簡(jiǎn)稱(chēng)靜態(tài)。
直流通路:電容開(kāi)路,電感短路,信號源短路,保留其內阻
交流通路:電容短路,電感開(kāi)路
23.功放要求:
答:a.輸出功率盡可能大。b.高效率 c.非線(xiàn)形失真小 d.晶體管的散熱和保護
24.頻率補償
答:所謂頻率補償,就是指提高或降低某一特定頻率的信號的強度,用來(lái)彌補信號處理過(guò)程中產(chǎn)生的該頻率的減弱或增強。常用的有負反饋補償、發(fā)射極電容補償、電感補償等。
25.虛短:
答:集成運放的兩個(gè)輸入端之間的電壓通常接近于零,若把它理想化,則看做零,但不是短路,故稱(chēng)“虛短”。
虛斷:集成運放的兩個(gè)輸入端幾乎不取用電流,如果把他理想化,則看作電流為零,但不是斷開(kāi),故稱(chēng)“虛斷”
26.基本放大電路種類(lèi)(電壓放大器,電流放大器,互導放大器和互阻放大器),優(yōu)缺點(diǎn),特別是廣泛采用差分結構的原因。
答:放大電路的作用:放大電路是電子技術(shù)中廣泛使用的電路之一,其作用是將微弱的輸入信號(電壓、電流、功率)不失真地放大到負載所需要的數值。
放大電路種類(lèi):(1)電壓放大器:輸入信號很小,要求獲得不失真的較大的輸出壓,也稱(chēng)小信號放大器;(2)功率放大器:輸入信號較大,要求放大器輸出足夠的功率,也稱(chēng)大信號放大器。 差分電路是具有這樣一種功能的電路。該電路的輸入端是兩個(gè)信號的輸入,這兩個(gè)信號的差值,為電路有效輸入信號,電路的輸出是對這兩個(gè)輸入信號之差的放大。設想這樣一種情景,如果存在干擾信號,會(huì )對兩個(gè)輸入信號產(chǎn)生相同的干擾,通過(guò)二者之差,干擾信號的有效輸入為零,這就達到了抗共模干擾的目的。
27.放大電路的若干性質(zhì)
、俜蔡匦郧(xiàn):二極管開(kāi)啟電壓為0.7V/0.2V,環(huán)境溫度升高后,二極管正向特性曲線(xiàn)左移,方向特性曲線(xiàn)下移。
、诰w管工作在放大區的外部條件是發(fā)射結正向偏置且集電結反向偏置。
、酃采涮匦郧(xiàn):輸入特性曲線(xiàn)和輸出特性曲線(xiàn)。Uce增大時(shí),曲線(xiàn)右移。
截止區、放大區、飽和區。
、芙Y型場(chǎng)效應管UGS(off)和絕緣柵型場(chǎng)效應管UGS(th)。
夾斷區、恒流區、可變電阻區。
、蒽o態(tài)工作點(diǎn)設置為保證:一、放大不失真 二、能夠放大。
兩種共射放大電路:直接耦合、阻容耦合。
放大電路分析方法:直流通路求靜態(tài)工作點(diǎn),交流通路求動(dòng)態(tài)參數。截止失真,飽和失真。等效電路。
Re直流負反饋。晶體管單管三種接法:共射、共基、共集。
共射:既放大電流又放大電壓。輸入電阻居中,輸出電阻較大,頻帶窄。多用于低頻放大電路。
共基:只放大電壓不放大電流。輸入電阻小,電壓放大和輸出電阻與共射相當。頻率特性最好。
共集:只放大電流不放大電壓。輸入電阻最大,輸出電阻最小,具有電壓跟隨特性。用于放大電路的輸入級和輸出級。
多級電路耦合方式:
直接耦合:良好的低頻特性,可放大變化緩慢的信號。
阻容耦合:各級電路靜態(tài)工作點(diǎn)獨立,電路分析、設計、調試簡(jiǎn)單。有大電容的存在不利于集成化。
變壓器耦合:靜態(tài)工作點(diǎn)獨立,不利于集成化,可實(shí)現阻抗變換,在功率放大中得到廣泛的應用。
抑制溫漂的方法:引入直流負反饋、采用溫度補償,電路中二極管。
28.集成運放電路的組成:
輸入級:雙端輸入的差分放大電路,輸入電阻高,差模放大倍數大,抑制共模能力強,靜態(tài)電流小。
中間級:采用共射(共源)放大電路,為提高放大倍數采用復合管放大電路,以恒流源做集電極負載。
輸出級:輸出電壓線(xiàn)性范圍寬、輸出電阻。◣ж撦d能力強)非線(xiàn)性失真小。多互補對稱(chēng)輸出電路。
集成運放頻率補償:一、滯后補償 1.簡(jiǎn)單電容補償2.密勒效應補償 二、超前補償
29.放大電路中反饋特性
答:直流反饋、交流反饋;正反饋、負反饋。
1.有無(wú)反饋的判斷,是否存在反饋通路。2.反饋極性的判斷:瞬時(shí)極性法(凈輸入電壓,凈輸入電流)
四種反饋組態(tài):電壓串聯(lián)負反饋、電流串聯(lián)負反饋、電壓并聯(lián)負反饋、電流并聯(lián)負反饋。
電路中引入電壓負反饋還是電流負反饋取決于負載欲得到穩定的電壓還是穩定的電流。
電路中引入串聯(lián)負反饋還是并聯(lián)負反饋取決于輸入信號源是恒壓源還是恒流源。
負反饋電路分析方法:要將反饋網(wǎng)絡(luò )作為放大電路輸入端和輸出端等效負載。當考慮反饋網(wǎng)絡(luò )在輸入端的負載效應時(shí),應輸出量作用為零。而考慮反饋網(wǎng)絡(luò )輸出端的負載效應時(shí),應令輸入量作用為零。對于電壓反饋,輸出端短路。電流反饋,回路斷開(kāi)。
負反饋對放大電路的影響:1.穩定放大倍數2.改變輸入輸出電阻3.展寬頻帶4.減小非線(xiàn)性失真。
串聯(lián)負反饋增大輸入電阻,并聯(lián)負反饋減小輸入電阻;電壓負反饋減小輸出電阻,電流負反饋增大輸出電阻。
引入負反饋一般原則:
穩定靜態(tài)工作點(diǎn),引入直流負反饋;為改善放大電路動(dòng)態(tài)性能,應引入交流負反饋。
根據信號源的性質(zhì)決定引入串聯(lián)負反饋或者并聯(lián)負反饋。信號源為內阻較小電壓源,為增大輸入電阻,減小內阻上壓降,應引入串聯(lián)負反饋。信號源為內阻較大的電流源,為減小放大電路的輸入電阻,使電路獲得更大的輸入電流,應引入并聯(lián)負反饋。
根據負載對放大電路輸出量的要求,負載需要穩定的電壓信號時(shí),引入電壓負反饋。需要穩定的電流信號時(shí),引入電流負反饋。
需要進(jìn)行信號變換時(shí),將電流信號轉換為電壓信號,引入電壓并聯(lián)負反饋。將電壓信號轉換為電流信號時(shí),引入電流串聯(lián)負反饋。
負反饋放大電路自激振蕩消除方法:一、滯后補償 1.簡(jiǎn)單電容補償2.RC滯后補償3.密勒效應補償 二、超前補償。
30.基本運算電路
答:反相比例電路運算電路、T型反相比例運算電路、同相比例運算電路(電壓跟隨器)。
積分運算電路和微分運算電路
正弦波振蕩條件 品質(zhì)因數Q值越大,選頻效果越好。在正弦波振蕩電路中,反饋信號能夠取代輸入信號,電路引入正反饋。二要有外加選頻網(wǎng)絡(luò ),用以確定振蕩頻率。因此四個(gè)部分組成:放大電路、選頻網(wǎng)絡(luò )、正反饋網(wǎng)絡(luò )、穩幅環(huán)節。
電壓比較器
對輸入信號進(jìn)行鑒幅與比較的電路。在電壓比較器中,集成運放不是處于開(kāi)環(huán)狀態(tài)就是只引入了正反饋。
單限比較器,滯回比較器,窗口比較器
31. 射極跟隨器
答:射極跟隨器(又稱(chēng)射極輸出器,簡(jiǎn)稱(chēng)射隨器或跟隨器)是一種共集接法的電路,它從基極輸入信號,從射極輸出信號。它具有高輸入阻抗、低輸出阻抗、輸入信號與輸出信號相位相同的特點(diǎn)。
32.放大電路的頻率補償的目的是什么,有哪些方法?
答:在放大電路中,由于電抗元件(電容、電感線(xiàn)圈)及晶體管極間電容的存在,當輸入信號信號頻率過(guò)高或過(guò)低時(shí),不但放大倍數數值會(huì )變小,而且產(chǎn)生超前或滯后的相移。頻率補償主要目的防止自激振蕩,使電路穩定。也稱(chēng)相位補償或相位校正法。具體方法:一、滯后補償 1.簡(jiǎn)單電容補償2.密勒效應補償 二、超前補償。
33.什么是零點(diǎn)漂移?怎樣抑制零點(diǎn)漂移?
答:零點(diǎn)漂移,就是指放大電路的輸入端短路時(shí),輸出端還有緩慢變化的電壓產(chǎn)生,即輸出電壓偏離原來(lái)的起始點(diǎn)而上下漂動(dòng)。抑制零點(diǎn)漂移的方法一般有:采用恒溫措施;補償法(采用熱敏元件來(lái)抵消放大管的變化或采用特性相同的放大管構成差分放大電路);采用直流負反饋穩定靜態(tài)工作點(diǎn);在各級之間采用阻容耦合或者采用特殊設計的調制解調式直流放大器等。
34.給出一個(gè)差分運放,如何相位補償
答:一般對于兩級或者多級的運放才需要補償。一般采用密勒補償。例如兩級的全差分運放和兩級的雙端輸入單端輸出的運放,都可以采用密勒補償,在第二級(輸出級)進(jìn)行補償。區別在于:對于全差分運放,兩個(gè)輸出級都要進(jìn)行補償,而對于單端輸出的兩級運放,只要一個(gè)密勒補償。
35.頻率響應如:怎么才算是穩定的,改變頻率響應曲線(xiàn)的幾個(gè)方法
答:頻率響應通常亦稱(chēng)頻率特性,頻率響應或頻率特性是衡量放大電路對不同頻率輸入信號適應能力的一項技術(shù)指標。實(shí)質(zhì)上,頻率響應就是指放大器的增益與頻率的關(guān)系。通常講一個(gè)好的放大器,不但要有足夠的放大倍數,而且要有良好的保真性能,即:放大器的非線(xiàn)性失真要小,放大器的頻率響應要好!昂谩保褐阜糯笃鲗Σ煌l率的信號要有同等的放大。之所以放大器具有頻率響應問(wèn)題,原因有二:一是實(shí)際放大的信號頻率不是單一的;二是放大器具有電抗元件和電抗因素。由于放大電路中存在電抗元件(如管子的極間電容,電路的負載電容、分布電容、耦合電容、射極旁路電容等),使得放大器可能對不同頻率信號分量的放大倍數和相移不同。如放大電路對不同頻率信號的幅值放大不同,就會(huì )引起幅度失真; 如放大電路對不同頻率信號產(chǎn)生的相移不同就會(huì )引起相位失真。幅度失真和相位失真總稱(chēng)為頻率失真,由于此失真是由電路的線(xiàn)性電抗元件(電阻、電容、電感等)引起的,故不稱(chēng)為線(xiàn)性失真。為實(shí)現信號不失真放大所以要需研究放大器的頻率響應。
二、數字電子電路總結
1.什么是競爭與冒險現象?怎樣判斷?如何消除?
答:在組合邏輯中,由于門(mén)的輸入信號通路中經(jīng)過(guò)了不同的延時(shí),導致到達該門(mén)的時(shí)間不一致叫競爭。產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現象。解決方法:一是接入濾波電容,二是引入選通脈沖,三是增加冗余項(只能消除邏輯冒險而不能消除功能冒險)。
2.如何用D觸發(fā)器實(shí)現2倍分頻的邏輯電路?什么是狀態(tài)圖?
答:D觸發(fā)器的輸出端加非門(mén)接到D端,實(shí)現二分頻。
狀態(tài)圖是以圖形方式表示輸出狀態(tài)轉換的條件和規律。用圓圈表示各狀態(tài),圈內注明狀態(tài)名和取值。用→表示狀態(tài)間轉移。條件可以多個(gè)
3. 什么是"線(xiàn)與"邏輯,要實(shí)現它,在硬件特性上有什么具體要求?
答:線(xiàn)與邏輯是兩個(gè)輸出信號相連可以實(shí)現與的功能。在硬件上,要用OC/OD門(mén)來(lái)實(shí)現,由于不用OC門(mén)可能使灌電流過(guò)大,而燒壞邏輯門(mén)。同時(shí)在輸出端口應加一個(gè)上拉電阻。
4.什么是同步邏輯和異步邏輯?
答:同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系。電路設計可分類(lèi)為同步電路和異步電路設計。同步電路利用時(shí)鐘脈沖使其子系統同步運作,而異步電路不使用時(shí)鐘脈沖做同步。
異步電路主要是組合邏輯電路,用于產(chǎn)生地址譯碼器、FIFO或RAM的讀寫(xiě)控制信號脈沖,其邏輯輸出與任何時(shí)鐘信號都沒(méi)有關(guān)系,譯碼輸出產(chǎn)生的毛刺通常是可以監控的。同步電路是由時(shí)序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構成的電路,其所有操作都是在嚴格的時(shí)鐘控制下完成的。這些時(shí)序電路共享同一個(gè)時(shí)鐘CLK,而所有的狀態(tài)變化都是在時(shí)鐘的上升沿(或下降沿)完成的。
5.Latch與Register的區別,為什么現在多用register.行為級描述中latch如何產(chǎn)生的?
答:Latch是電平觸發(fā),Register是邊沿觸發(fā),register在同一時(shí)鐘邊沿觸發(fā)下動(dòng)作,符合同步電路的設計思想,而latch則屬于異步電路設計,往往會(huì )導致時(shí)序分析困難,不適當的應用latch則會(huì )大量浪費芯片資源。
6.你所知道的可編程邏輯器件有哪些?
答:(簡(jiǎn)單)PROM,PAL,GAL,PLA,(復雜)CPLD,FPGA
FPGA: Field Programmable Gate Array
CPLD:Complex Programmable Logic Device
7.如何解決亞穩態(tài)
答:亞穩態(tài)是指觸發(fā)器無(wú)法在某個(gè)規定時(shí)間段內達到一個(gè)可確認的狀態(tài)。當一個(gè)觸發(fā)器進(jìn)入亞穩態(tài)時(shí),既無(wú)法預測該單元的輸出電平,也無(wú)法預測何時(shí)輸出才能穩定在某個(gè)正確的電平上。在這個(gè)穩定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種無(wú)用的輸出電平可以沿信號通道上的各個(gè)觸發(fā)器級聯(lián)式傳播下去。
8.什么是三態(tài)與非門(mén)(TSL)?
答:三態(tài)與非門(mén)有三種狀態(tài):(1)門(mén)導通,輸出低電平。(2)門(mén)截止,輸出高電平。(3)禁止狀態(tài)或稱(chēng)高阻狀態(tài)、懸浮狀態(tài),此為第三態(tài)。
三態(tài)門(mén)的一個(gè)重要用途,就是可向同一條導線(xiàn)(或稱(chēng)總線(xiàn)Y)上輪流傳送幾組不同的數據或控制信號,如圖2-17所示。當E1、E2、E3輪流接低電平時(shí),Al、Bl、A2、B2、A3、B3三組數據輪流按與非關(guān)系傳送到總線(xiàn)Y上;而當各門(mén)控制端E1、E2、E3為高電平時(shí),門(mén)為禁止狀態(tài),相當于與總線(xiàn)Y斷開(kāi),數據A、B不被傳送。
9. 什么是集電極開(kāi)路與非門(mén)(OC門(mén))?
答:OC門(mén)和普通的TTL與非門(mén)所不同的是,它用一個(gè)外接電阻RL來(lái)代替由VT3、VT4組成的有源負載,實(shí)現與非門(mén)邏輯功能, OC門(mén)邏輯功能靈活,應用廣泛。
10.窄溝道效應:
答:由于邊緣場(chǎng)的影響,溝道區耗盡層在溝道寬度兩側向場(chǎng)區有一定的擴張。當溝道寬度較大時(shí),耗盡層向兩側的擴展部分可以忽略;但是溝道變窄時(shí),邊緣場(chǎng)造成的耗盡層擴展變得不可忽略,這樣,耗盡層電荷量比原來(lái)計算的要大,這就產(chǎn)生了窄溝道效應
11.MOS電路的特點(diǎn):
答:優(yōu)點(diǎn)1. 工藝簡(jiǎn)單,集成度高。2. 是電壓控制元件,靜態(tài)功耗小。3.允許電源電壓范圍寬(318V)。4.扇出系數大,抗噪聲容限大。
缺點(diǎn):工作速度比TTL低 。
12.半導體工藝中,摻雜有哪幾種方式?
答:根據摻入的雜質(zhì)不同,雜質(zhì)半導體可以分為N型和P型兩大類(lèi)。 N型半導體中摻入的雜質(zhì)為磷等五價(jià)元素,磷原子在取代原晶體結構中的原子并構成共價(jià)鍵時(shí),多余的第五個(gè)價(jià)電子很容易擺脫磷原子核的束縛而成為自由電子,于是半導體中的自由電子數目大量增加,自由電子成為多數載流子,空穴則成為少數載流子。P型半導體中摻入的雜質(zhì)為硼或其他三價(jià)元素,硼原子在取代原晶體結構中的原子并構成共價(jià)鍵時(shí),將因缺少一個(gè)價(jià)電子而形成一個(gè)空穴,于是半導體中的空穴數目大量增加,空穴成為多數載流子,而自由電子則成為少數載流子。
13.什么是組合邏輯、時(shí)序邏輯以及同步時(shí)序邏輯?
答:組合邏輯:輸出只是當前輸入邏輯電平的函數(有延時(shí)),與電路的原始狀態(tài)無(wú)關(guān)的邏輯電路。(無(wú)記憶)由與、或、非門(mén)組成的網(wǎng)絡(luò ),常見(jiàn)的有多路器,數據通路開(kāi)關(guān),加法器,乘法器等。
時(shí)序邏輯:輸出不只是當前輸入邏輯電平的函數,還與電路目前所處的狀態(tài)有關(guān)的邏輯電路。(有記憶)由多個(gè)觸發(fā)器和多個(gè)組合邏輯塊組成的網(wǎng)絡(luò ),常見(jiàn)的有計數器,運算控制邏輯,指令分析和操作控制邏輯。
同步時(shí)序邏輯:表示狀態(tài)的寄存器組的值只可能在唯一確定的觸發(fā)條件發(fā)生時(shí)改變,只能有時(shí)鐘的正跳沿或負跳沿出發(fā)的狀態(tài)機就是一例。異步時(shí)序邏輯:觸發(fā)條件有多個(gè)控制因素組成,任何一個(gè)因素的跳變都可以引起觸發(fā)。
14、同步電路和異步電路的區別是什么?
答:同步電路:存儲電路中所有觸發(fā)器的時(shí)鐘輸入端都接同一個(gè)時(shí)鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時(shí)鐘脈沖信號同步。
異步電路:電路沒(méi)有統一的時(shí)鐘,有些觸發(fā)器的時(shí)鐘輸入端與時(shí)鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時(shí)鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時(shí)鐘脈沖同步。
15.模數轉換器(ADC)
答:模數轉換指的是將輸入的模擬量轉換為數字量輸出,實(shí)現這種轉換功能的電路稱(chēng)為模數轉換器,簡(jiǎn)稱(chēng)ADC(Analog Digital Converter)。
ADC按工作原理的不同可分為直接ADC和間接ADC。直接ADC有并聯(lián)比較型和逐次漸進(jìn)型等,直接ADC的轉換速度快。間接ADC的轉換速度慢,如雙積分型ADC。并聯(lián)比較型ADC、逐次漸進(jìn)型ADC和雙積分型ADC各有特點(diǎn),應用在不同的場(chǎng)合。高速且精度要求不高,可以選用并聯(lián)比較型ADC;低速、精度高且抗干擾強的場(chǎng)合,可以選用雙積分型ADC;逐次漸進(jìn)型ADC兼顧了兩者的優(yōu)點(diǎn),速度較快、精度較高、價(jià)格適中,應用較為普遍。
AD轉換要經(jīng)過(guò)采樣、保持、量化和編碼等過(guò)程。采樣-保持電路對輸入模擬信號進(jìn)行采樣并保持,量化是對采樣信號進(jìn)行分級,編碼則將分級后的信號轉換成二進(jìn)制代碼。對模擬信號采樣時(shí),必須滿(mǎn)足采樣定理。
16.數模轉換器(DAC)
答:數模轉換器將輸入的二進(jìn)制數字量轉換成與之成正比的模擬量;模數轉換器將輸入的模擬電壓轉換成與之成正比的二進(jìn)制數字量。常見(jiàn)的數-模轉換電路(DAC)有多種類(lèi)型:權電阻網(wǎng)絡(luò )DAC、倒T形電阻網(wǎng)絡(luò )DAC、權電流網(wǎng)絡(luò )DAC等。
A/D轉換=模擬/數字轉換,意思是模擬訊號轉換為數字訊號;D/A轉換=數字/模擬轉換,意思是數字訊號轉換為模擬訊號;ADC=模擬/數字轉換器,DAC=數字/模擬轉換器
17.A/D電路組成、工作原理。
答:ADC電路通常由兩部分組成,它們是:采樣、保持電路和量化、編碼電路。其中量化、編碼電路是最核心的部件,任何ADC轉換電路都必須包含這種電路。 ADC電路的形式很多,通?梢圆閮深(lèi): 間接法:它是將采樣-保持的模擬信號先轉換成與模擬量成正比的時(shí)間或頻率,然后再把它轉換位數字量。這種通常是采用時(shí)鐘脈沖計數器,它又被稱(chēng)為計數器式。它的工作特點(diǎn)是:工作速度低,轉換精度高,抗干擾能力強。 直接法:通過(guò)基準電壓與采樣-保持信號進(jìn)行比較,從而轉換位數字量。它的工作特點(diǎn)是:工作速度高,轉換精度容易保證。
18.組合電路與時(shí)序電路區別
答:組合邏輯電路是具有一組輸出和一組輸入的非記憶性邏輯電路,它的基本特點(diǎn)是任何時(shí)刻的輸出信號狀態(tài)僅取決于該時(shí)刻各個(gè)輸入信號狀態(tài)的組合,而與電路在輸入信號作用前的狀態(tài)無(wú)關(guān)。組合電路是由門(mén)電路組成的,但不包含存儲信號的記憶單元,輸出與輸入間無(wú)反饋通路,信號是單向傳輸,且存在傳輸延遲時(shí)間。組合邏輯電路的功能描述方法有真值表、邏輯表達式、邏輯圖、卡諾圖和波形圖等。
時(shí)序邏輯電路與組合邏輯電路不同,在邏輯功能及其描述方法、電路結構、分析方法和設計方法上都有區別于組合電路的明顯特點(diǎn)。在時(shí)序邏輯電路中,任意時(shí)刻的輸出信號不僅和當時(shí)的輸入信號有關(guān),而且還與電路原來(lái)的狀態(tài)有關(guān),這是時(shí)序邏輯電路在邏輯功能上的特點(diǎn)。因而時(shí)序邏輯電路必然包含存儲記憶單元電路。描述時(shí)序電路邏輯功能的方法有:三個(gè)方程(輸出方程、驅動(dòng)方程(或激勵函數)、狀態(tài)方程)、狀態(tài)轉換表、狀態(tài)轉換圖和時(shí)序圖等。
19.你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?
答:常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。
CMOS門(mén)的VT= 0.5VDD ,TTL門(mén)的VT一般在1.0~1.4V。
CMOS門(mén)輸出:高電平為VOH= VDD ,低電平為VOL=0V。
TTL門(mén)輸出:高電平為VOH=3.6V, 低電平為VOL=0.3V。
20.什么是正負邏輯?
答:在數字電路中,一般用高電平代表1、低電平代表0,即所謂的正邏輯系統。反之,用高電平代表0、低電平代表1,即所謂的負邏輯系統。
21.名詞解釋?zhuān)?/p>
答:VLSI,CMOS,EDA,VHDL,Verilog,HDL,ROM,RAM,DRC,LVS,SRAM,DRAM,FLSAH,SSRAM,SDRAM,IRQ,BIOS,USB, SDR。
由PMOS管和NMOS管共同構成的互補型MOS集成電路即為 CMOS
sram:靜態(tài)隨機存儲器,存取速度快,但容量小,掉電后數據會(huì )丟失;
flash:閃存,存取速度慢,容量大,掉電后數據不會(huì )丟失;
dram:動(dòng)態(tài)隨機存儲器,必須不斷的重新的加強(REFRESHED) 電位差量,否則電位差將降低至無(wú)法有足夠的能量表現每一個(gè)記憶單位處于何種狀態(tài)。價(jià)格比sram便宜,但訪(fǎng)問(wèn)速度較慢,耗電量較大,常用作計算機的內存使用;
ssram:同步靜態(tài)隨機存儲器;
SDRAM:同步動(dòng)態(tài)隨機存儲器;
IRQ: InterruptReQuest;
BIOS: Basic Input Output System;
USB: Universal Serial Bus;
SDR: Single Data Rate;壓控振蕩器的英文縮寫(xiě)(VCO)。
22.簡(jiǎn)述CMOS非門(mén),與非門(mén)和或非門(mén)的電路及其功能。
答:非門(mén)工作原理:A為高電平,T1截止T2導通,L為低電平,符合非邏輯關(guān)系。
與非門(mén)工作原理: A、 B同為高電平時(shí)T1 、T2截止, T3 、T4導通,L為低電平,符合與非邏輯關(guān)系。反之亦然。
或非門(mén)工作原理:當A、B兩個(gè)輸入端均為低電平時(shí),T1、T2截止,T3、T4導通,輸出Y為高電平;當A、B兩個(gè)輸入端中有一個(gè)為高電平時(shí),T1、T2中必有一個(gè)導通,T3、T4中必有一個(gè)截止,輸出為低電平。
異或門(mén)電路:
同或門(mén)電路:①NMOS管的串聯(lián)可實(shí)現“與邏輯”,并聯(lián)可實(shí)現“或邏輯”,其輸出是該邏輯的反。
、诿總(gè)CMOS門(mén)電路都由互補的NMOS管和PMOS管組合而成,且兩互補的NMOS管、PMOS管的柵極連接在一起作為輸入端。
、垡獙(shí)現“與邏輯”,可將相應的NMOS管組合串聯(lián);要實(shí)現“或邏輯”,可將NMOS管組合并聯(lián)。
、躈MOS管串聯(lián)時(shí),其對應的PMOS管一定并聯(lián);NMOS管并聯(lián)時(shí),其對應的PMOS管一定串聯(lián)。
23.MOS與非門(mén),多余的輸入、輸出端該怎么接,懸空?接地?接高電位?
答:門(mén)電路中多余的輸入端一般不要懸空,因為干擾信號易從這些懸空端引入,使電路工作不穩定。
與門(mén)和與非門(mén):多余輸入端接正電源或與有用輸入端并接
或門(mén)和或非門(mén):多余輸入端接地或與有用輸入端并接
CMOS電路多余輸入端與有用輸入端的并接僅適用于工作頻率很低的場(chǎng)合。
TTL 電路輸入端懸空時(shí)相當于輸入高電平,CMOS 電路多余輸入端不允許懸空。
24.什么是NMOS、PMOS、?什么是增強型、耗盡型?什么是PNP、NPN?他們有什么差別?
答:NMOS是指溝道在柵電壓控制下p型襯底反型變成n溝道,靠電子的流動(dòng)導電 ;
PMOS是指n型p溝道,靠空穴的流動(dòng)導電。
增強型是指不加柵源電壓時(shí),FET內部不存在導電溝道,這時(shí)即使漏源間加上電源電壓也沒(méi)有漏極電流產(chǎn)生。耗盡型是指當柵源電壓為0時(shí),FET內部已經(jīng)有溝道存在,這時(shí)若在漏源間加上適當的電源電壓,就有漏極電流產(chǎn)生。
PNP由2塊P型半導體中間夾著(zhù)一塊N型半導體所組成,載流子以空穴為主;NPN管是由2塊N型半導體中間夾著(zhù)一塊P型半導體所組成,載流子載流子以空穴為主。
25. 什么是TTL集成電路?
答:TTL集成電路是一種單片集成電路。在這種集成電路中,一個(gè)邏輯電路的所有元器件和連線(xiàn)都制作在同一塊半導體基片上。由于這種數字集成電路的輸人端和輸出端的電路結構形式采用了晶體管,所以一般稱(chēng)為晶體管一晶體管(Transistor-tranSiS-tor Logic)邏輯電路,簡(jiǎn)稱(chēng)TTL電路。
26、IC設計中同步復位與異步復位的區別。
答:同步復位在時(shí)鐘沿采復位信號,完成復位動(dòng)作。異步復位不管時(shí)鐘,只要復位信號滿(mǎn)足條件,就完成復位動(dòng)作。 異步復位對復位信號要求比較高,不能有毛刺,如果其與時(shí)鐘關(guān)系不確定,也可能出現亞穩態(tài)。
27.DSP(數字信號處理芯片)、CPU(中央處理器)、MCU(微控制器)在結構、特點(diǎn)、功能以及用途上的區別?
答:在設計原理上都是一樣的,應用上各具特點(diǎn),所以結構功能有所不同。
DSP為快速處理數字信號而設計,結構上數據,地址總線(xiàn)分開(kāi),數據的吞吐量更大。指令集的設計多考慮信號處理。不過(guò)現在,為提高微處理器MCU的性能,像ARM在設計上,總線(xiàn)也是分開(kāi)的。
CPU主要是完成指令的處理,外圍接口是獨立設計的,像存儲器,總線(xiàn)控制器是獨立的,沒(méi)有集成到CPU中。
而MCU多應用在嵌入式平臺,外圍的接口是集成在一起的。一顆芯片就能完成。
邏輯代數三個(gè)重要的規則:代入規則、反演規則、對偶規則。后兩者的主要區別在于對偶不做任何取反的操作。
28.晶體三極管的開(kāi)關(guān)特性工作在什么區?
答:工作在截止區和飽和區。此過(guò)程包括了4個(gè)時(shí)間參數:延遲時(shí)間Td上升時(shí)間Tr存儲時(shí)間Ts下降時(shí)間Tf
開(kāi)啟時(shí)間為:延遲時(shí)間+上升時(shí)間
關(guān)閉時(shí)間為:存儲時(shí)間+下降時(shí)間
29.二極管邏輯門(mén):
與門(mén)電路和或門(mén)電路。
30.負載能力劃分
負載能力有灌電流和拉電流負載之分。
31.不同邏輯電平的配合:
答:TTL電路高電平最小值為2.4V,低電平最小值為0.8V。
ECL電路高電平為-0.8V,低電平為-1.6V。
CMOS電路電源電壓為5V,閾值電壓為2.5V,高電平為5V,低電平為0V,可以直接驅動(dòng)TTL電路。CMOS輸出功率很小,不能驅動(dòng)電流大的TTL門(mén)。
32.邏輯電路選用時(shí)主要參數為:
答:邏輯電平、噪聲容限、工作速度、功耗。數字邏輯電路分為組合邏輯和時(shí)序邏輯電路兩類(lèi)。組合邏輯電路不含記憶元件,輸入和輸出間沒(méi)有反饋。
用基本邏輯門(mén)設計組合電路步驟:1、列真值表2、根據真值表寫(xiě)出邏輯函數表達式。3.、將函數化簡(jiǎn)變換。4、繪制邏輯電路圖5、選擇邏輯門(mén)裝配。
33.描述觸發(fā)器的方法:
答:1、狀態(tài)表2、功能表3、狀態(tài)方程(特征方程)4、波形圖(時(shí)序圖)5狀態(tài)圖:以圖形方式表示輸出狀態(tài)轉換的條件和規律。
34.時(shí)序電路劃分為米里型和摩爾型兩種。
米里型輸出信號與存儲電路狀態(tài)和輸入變量有關(guān)。摩爾型僅取決于存儲電路狀態(tài)。
時(shí)序電路包括:寄存器、移位寄存器、計數器。
同步時(shí)序電路分析:激勵方程、狀態(tài)方程、輸出方程。
35.TTl和COMS 電路和區別
答:TTL電路是晶體管-晶體管邏輯電路的英文縮寫(xiě)(Transister-Transister-Logic),是數字集成電路的一大門(mén)類(lèi)。它采用雙極型工藝制造,具有高速度低功耗和品種多等特點(diǎn)。
CMOS是:金屬-氧化物-半導體(Metal-Oxide-Semiconductor)結構的晶體管簡(jiǎn)稱(chēng)MOS晶體管,有P型MOS管和N型MOS管之分。由MOS管構成的集成電路稱(chēng)為MOS集成電路,而由PMOS管和NMOS管共同構成的互補型MOS集成電路即為 CMOS-IC(Complementary MOS Integrated Circuit)。
CMOS集成電路的性能特點(diǎn):
微功耗—CMOS電路的單門(mén)靜態(tài)功耗在毫微瓦(nw)數量級。
高噪聲容限—CMOS電路的噪聲容限一般在40%電源電壓以上。
寬工作電壓范圍—CMOS電路的電源電壓一般為1.5~18伏。
高邏輯擺幅—CMOS電路輸出高、低電平的幅度達到全電為VDD,邏輯“0”為VSS。
高輸入阻抗--CMOS電路的輸入阻抗大于108Ω,一般可達1010Ω。
高扇出能力--CMOS電路的扇出能力大于50。
低輸入電容--CMOS電路的輸入電容一般不大于5PF。
寬工作溫度范圍—陶瓷封裝的CMOS電路工作溫度范圍為- 55 0C ~ 125 0C;塑封的CMOS電路為 – 40 0C ~ 85 0C。
1、TTL電平:
輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。
2、CMOS電平:
1邏輯電平電壓接近于電源電壓,0邏輯電平接近于0V。而且具有很寬的噪聲容限。TTL和COMS電路比較:
1)TTL電路是電流控制器件,而coms電路是電壓控制器件。
2)TTL電路的速度快,傳輸延遲時(shí)間短(5-10ns),但是功耗大。COMS電路的速度慢,傳輸延遲時(shí)間長(cháng)(25-50ns),但功耗低。COMS電路本身的功耗與輸入信號的脈沖頻率有關(guān),頻率越高,芯片集越熱,這是正,F象。
3)COMS電路的鎖定效應:COMS電路由于輸入太大的電流,內部的電流急劇增大,除非切斷電源,電流一直在增大。這種效應就是鎖定效應。當產(chǎn)生鎖定效應時(shí),COMS的內部電流能達到40mA以上,很容易燒毀芯片。
防御措施:
1)在輸入端和輸出端加鉗位電路,使輸入和輸出不超過(guò)不超過(guò)規定電壓。
2)芯片的電源輸入端加去耦電路,防止VDD端出現瞬間的高壓。
3)在VDD和外電源之間加限流電阻,即使有大的電流也不讓它進(jìn)去。
4)當系統由幾個(gè)電源分別供電時(shí),開(kāi)關(guān)要按下列順序:開(kāi)啟時(shí),先開(kāi)啟COMS電路得電源,再開(kāi)啟輸入信號和負載的電源;關(guān)閉時(shí),先關(guān)閉輸入信號和負載的電源,再關(guān)閉COMS。
36.全波整流和半波整流的輸出電壓各為多少
答:單相全波一般比半波多三個(gè)二極管
半波輸出電壓有效值是全波的一半
半波0.45U 全波0.9U
【通信工程類(lèi)面試題】相關(guān)文章:
A類(lèi)面試題12-10
面試題(通信工程)02-24
教學(xué)類(lèi)面試題03-26
案例類(lèi)面試題04-05
分配類(lèi)面試題目11-28
名言警句類(lèi)面試題07-24
微軟的四類(lèi)面試題 面試題目09-13
綜合能力類(lèi)面試題目06-08
決策和分析類(lèi)面試題11-28