一级日韩免费大片,亚洲一区二区三区高清,性欧美乱妇高清come,久久婷婷国产麻豆91天堂,亚洲av无码a片在线观看

增強并口EPP與DSP接口的設計增強并口EPP與DSP接口的設計

時(shí)間:2024-09-11 21:40:25 理工畢業(yè)論文 我要投稿
  • 相關(guān)推薦

增強并口EPP與DSP接口的設計增強并口EPP與DSP接口的設計

摘要:提出用計算機的EPP協(xié)議與ADSP2181的IDMA口進(jìn)行快速通信的設計方法。該接口的核心是可編程邏輯器件EPLD,只需要修改EPLD的邏輯就可以滿(mǎn)足各種不同設計的要求,因此具有很強的通用性。

利用計算機進(jìn)行數據采集與控制一直都是研究的熱點(diǎn)。大部分數據采集與控制系統都是做成插卡的形式;然而,對于日益普及應用的筆記本電腦而言,由于沒(méi)有提供擴展插槽,不能夠直接做成插卡的形式,因此就需要充分利用筆記本提供的外圍接口,例如并口、串口等來(lái)實(shí)現。由于串口速度的限制,對于速度比較高的數據采集與控制系統,往往采用計算機的并口。這幾年在國內已經(jīng)有很多大在做利用增強型并行口(EPP)與外界進(jìn)行通信這方面的工作,但大部分都是與一些簡(jiǎn)單外圍電路的通信與控制(例如FIFO、A/D轉換器),很少有人涉及到與DSP的通信。我們所設計的并口與ADSP2181的接口,為和外圍復雜電路進(jìn)行通信提供了一種途徑。

一、EPP并口

最常見(jiàn)的計算機并口模式是SPP模式(標準并行口)。該模式數據傳輸是單向的,如果要完成數據的輸入就不得利用狀態(tài)線(xiàn)。故讀入一個(gè)數據就需要進(jìn)行好幾次的I/O讀周期,因此傳輸速度就不可能做到很高,僅能做到150KB/s。其外圍設計電路并不比EPP簡(jiǎn)單,因此SPP在數據采集與控制系統中很少應用。

1992年,intel、Xicom與Zenith公司共同制定了EPP1.7標準,并在隨后的時(shí)間里對該增值修訂與完善。對于EPP標準而言,現在主要有EPP1.7與EPP1.9兩種標準;對于用戶(hù)而言,它們在具體的應用中并沒(méi)有什么不匹配的地方。

EPP協(xié)議與標準并行口兼容而且能夠完成雙向數據傳輸的協(xié)議。它提供了四種數據傳送周期:數據讀周期、數據寫(xiě)周期、地址讀周期、地址寫(xiě)周期。數據周期一般用于主機與外設之間進(jìn)行數據傳送;地址周期一般用于傳送地址、通道、命令和控制等信息。在實(shí)際操作中,兩者并沒(méi)有太大的區別。幾乎可以把地址周期看到另外一種的數據周期。僅有的區別將在后面說(shuō)明。

表1給出了EPP協(xié)議中各引腳的信號的定義與描述。

表1 EPP中各引腳的定義與描述

EPP信號名EPP信號方向EPP信號描述對應并口引腳Nwrite輸出低電平寫(xiě),高電平讀1Ndatastb輸出低有效,進(jìn)行數據讀寫(xiě)14Naddstb輸出低有效,進(jìn)行地址讀寫(xiě)17Ninit輸出低有效,得置外設16Intr輸入外設斷,外設對機產(chǎn)生中斷請求10Nwait輸入低有效,外設響應信號11AD[0..7]雙向雙向數據/地址總線(xiàn)2~9用戶(hù)定義輸入用戶(hù)可靈活定義12用戶(hù)定義輸入用戶(hù)可靈活定義13用戶(hù)定義輸入用戶(hù)可靈活定義15

圖1是EPP數據讀周期的時(shí)序圖。讀操作是在一個(gè)I/O周期內完成的。這就是說(shuō)用EPP傳輸數據,可以達到500KB~2MB/s的傳輸速率。由于Nwait是互鎖形式的握手信號,故數據的傳輸以接口的最慢的設備來(lái)進(jìn)行,可以是主機,也可以是外設。因此設計外圍電路就比較靈活。

EPP模式是在BIOS里進(jìn)行設置的。需要設置的主要是基地址以及中斷號;刂纷詈迷O置成378H或278H,而不要設置成3BCH,因為3BFH后面的端口可能為其它設備所占用。EPP共有8個(gè)I/O地址端口(假如基地址為378H);378H為SPP的數據口;379H為SPP的狀態(tài)口;37AH為控制口;37BH為地址讀寫(xiě)口;37HC為數據讀寫(xiě)口;37DH~37FH可以由用戶(hù)定義,主要用作16bit與32bit I/O數據讀寫(xiě)輔助口。通過(guò)對端口基地址 4的I/O讀寫(xiě)就可以產(chǎn)生EPP的數據讀寫(xiě)周期,對基地址 3的I/O讀寫(xiě)就可以產(chǎn)生EPP的地址讀寫(xiě)周期。奪址讀寫(xiě)周期與數據讀寫(xiě)周期的主要區別就是數據讀寫(xiě)可以做32bit與16bit的I/O讀寫(xiě),而地址讀寫(xiě)周期只能夠做8bit的I/O讀寫(xiě)(主要因為它沒(méi)有輔助的端口)。在C語(yǔ)言里面,可以用端口讀寫(xiě)函數outportb()、inportb()、outport()、inport()來(lái)實(shí)現EPP的讀寫(xiě)操作,相應的控制信號由計算機自動(dòng)產(chǎn)生。

二、ADSP2181的IDMA接口

ADSP2181是AD公司制造的ADSP21XX定點(diǎn)DSP系列的一種。它的指令周期為30ns,足以滿(mǎn)足信號的實(shí)時(shí)處理。它內部有16MB的程序存儲區(PM)與16MB的數據存儲區(DM)。外圍接口可以通過(guò)IDMA與I/O的方式對存儲區進(jìn)行訪(fǎng)問(wèn)。其IDMA操作的最大優(yōu)點(diǎn)IDMA的讀寫(xiě)操作并不影響ADSP2181程序的運行。但是需要注意的是ADSP2181與外設不能夠同時(shí)對同一個(gè)存儲區進(jìn)行讀寫(xiě),否則,會(huì )引起數據紊亂。

IDMA端口主要有以下幾個(gè)信號線(xiàn):nIRD(輸入、讀選通)、nIWR(輸入、寫(xiě)選通)、nIS(輸入、IDMA選通)、IAL(輸入、地址鎖存使能)、IDA0~15(地址/數據復用線(xiàn))、nIACK(輸出、DSP響應信號)。

【增強并口EPP與DSP接口的設計增強并口EPP與DSP接口的設計】相關(guān)文章:

基于uPSD323X的EPP增強并口的接口技術(shù)03-18

DSP接口效率的分析與提高03-25

TLC320AD50C與DSP接口設計03-18

Trimedia DSP芯片JTAG接口的仿真器設計03-18

TM1300 DSP系統以太網(wǎng)接口的設計03-18

觸摸屏控制器與DSP接口的研究與設計03-07

CAN總線(xiàn)控制器與DSP的接口03-07

基于DSP和FPGA的ARINC429機載總線(xiàn)接口板的硬件設計03-18

利用EPP接口協(xié)議實(shí)現高速數據通信03-19

一级日韩免费大片,亚洲一区二区三区高清,性欧美乱妇高清come,久久婷婷国产麻豆91天堂,亚洲av无码a片在线观看