一级日韩免费大片,亚洲一区二区三区高清,性欧美乱妇高清come,久久婷婷国产麻豆91天堂,亚洲av无码a片在线观看

試題

計算機三級嵌入式系統開(kāi)發(fā)技術(shù)真題二

時(shí)間:2025-03-08 15:38:22 試題 我要投稿
  • 相關(guān)推薦

2014年計算機三級嵌入式系統開(kāi)發(fā)技術(shù)真題(二)

  二、填空題

  1:SoC芯片中的CPU絕大多數是以IP核的方式集成在芯片中的,很少再自行設計開(kāi)發(fā)。目前32位嵌入式處理器主要采用的是由____【1】____國一家專(zhuān)門(mén)從事RISC處理器內核設計公司設計的____【2】______內核。

  2:我國大陸地區目前廣泛使用的漢字編碼國家標準有____【3】______和GB18030兩種,常用漢字采用___【4】____個(gè)字節表示。

  3:在Internet中負責選擇合適的路由,使發(fā)送的數據分組(packet)能夠正確無(wú)誤地按照地址找到目的計算機所使用的是___【5】____協(xié)議簇中的___【6】____協(xié)議。

  4:ARM處理器有7種異常,按向量地址從小到大排列的順序是:__【7】_____、未定義指令UND、軟件中斷SWI、指令預取中止PABT、數據訪(fǎng)問(wèn)中止DABT、__【8】_____以及快速中斷FIQ。

  5:在A(yíng)RM處理器中,R0~R15是通用寄存器,其中作為堆棧指針SP使用的寄存器是___【9】____,作為程序鏈接寄存器LR使用的是___【10】____。

  6:已知ARM處理器的R1=0x12345678, R2=0xFF00FF00,則執行指令ORR R0,R1,R2后,寄存器R0=___【11】____,R1=___【12】____。

  7:已知ARM處理器進(jìn)位標志C=1, R1=1000, R2=99, 執行指令ADDC R0,R1,R2之后,R0=___【13】____, R1=___【14】____。

  8:ARM處理器用一條指令完成有條件的無(wú)符號數加法運算,并更新CPSR中的狀態(tài),條件是如果相等, 要求指令執行R1+R2,結果送R3中,則這條指令為_(kāi)__【15】____;如果條件是大于,要求指令執行R1-R2,結果放R3中,則該指令為_(kāi)__【16】___。

  9:為了連接ARM內核與處理器芯片中的其他各種組件,ARM公司定義了總線(xiàn)規范,該規范用4個(gè)大寫(xiě)英文字母表示為_(kāi)__【17】____,即先進(jìn)的微控制器___【18】____體系結構。

  10:ARM處理器芯片內部的___【19】____組件包括ADC和DAC,有的還帶有比較器等。這對于既需要處理____【20】___信號又需要處理模擬信號的混合系統的設計提供了較好的解決方案。

  11:目前有兩種主要的閃存技術(shù),一種是___【21】____Flash,其特點(diǎn)是以字節為單位隨機存取,另一種是___【22】____Flash,以頁(yè)(行)為單位隨機存取。(填寫(xiě)用英文大寫(xiě)字母表示的簡(jiǎn)稱(chēng))

  12:如存儲器的工作頻率為333MHz,數據線(xiàn)寬度為32位,每個(gè)周期傳輸1次數據,則存儲器的帶寬=___【23】____MB/s。若存儲器總線(xiàn)采用串行總線(xiàn),以10位為一個(gè)數據幀(包含一個(gè)字節的存儲數據),則總線(xiàn)帶寬=總線(xiàn)頻率/___【24】____。

  13:SPI的信號線(xiàn)MISO稱(chēng)為_(kāi)___【25】___數據線(xiàn), MOSI稱(chēng)為_(kāi)__【26】____數據線(xiàn)。

  14:響應時(shí)間(Response Time)是計算機從識別一個(gè)外部事件到做出響應的時(shí)間。在RTOS運行過(guò)程中響應時(shí)間是重要指標之一,其具體指標包括:___【27】____延遲時(shí)間和___【28】____切換時(shí)間。

  15:uC/OS-II 是目前常用的嵌入式操作系統之一,其內核只提供____【29】___調度、任務(wù)間通信與同步、任務(wù)管理、時(shí)間管理和___【30】____管理等基本功能,資源消耗非常小。

  16:具有操作系統的嵌入式系統加電后最初執行的操作稱(chēng)為引導或者自舉(Boot),對應的程序稱(chēng)為引導程序,或者引導加載程序(Bootloader)。引導加載程序主要完成___【31】____、外設存在自檢、內存地址映射、初始化外圍設備、內存尋址定位、加載并啟動(dòng)___【32】____。

  17:由于Bootloader的實(shí)現依賴(lài)于CPU的體系結構,因此大多數Bootloader都分為stage1和stage2兩大部分。依賴(lài)于CPU體系結構的代碼,比如設備初始化代碼等,通常都放在stage1中,且使用___【33】____語(yǔ)言來(lái)實(shí)現,以達到短小精悍的目的。而stage2則通常用C語(yǔ)言來(lái)實(shí)現,這樣可以實(shí)現更復雜的功能,而且代碼會(huì )具有更好的可讀性和___【34】____性。

  18:RTLinux基本的設計理念就是“架空”Linux內核,以便讓其他實(shí)時(shí)進(jìn)程能盡快地被執行。RTLinux開(kāi)發(fā)者并沒(méi)有針對實(shí)時(shí)操作系統的特性而重寫(xiě)Linux的內核,而是將Linux的內核代碼做一些修改,將Linux的任務(wù)以及Linux內核本身作為一個(gè)___【35】____優(yōu)先級的任務(wù),而實(shí)時(shí)任務(wù)作為最___【36】____優(yōu)先級的任務(wù)。

  19:嵌入式系統開(kāi)發(fā)時(shí),由于受到目標機資源的限制,需要建立一個(gè)___【37】____與目標機組成的調試架構來(lái)完成開(kāi)發(fā)工作。若目標機為裸機環(huán)境時(shí),通常需要通過(guò)___【38】____接口來(lái)完成硬件環(huán)境測試及初始軟件的調試和下載。

  20:基于嵌入式WEB的應用系統中,構件設計階段需要設計支持以太網(wǎng)通信的電路,包括以太網(wǎng)控制電路及以太網(wǎng)____【39】___電路。若選用的以太網(wǎng)控制芯片為AX88796芯片,并用S3C2410芯片的nGCS2引腳連接到AX88796芯片的片選引腳上(即CS引腳上,CS低電平有效),那么,AX88796芯片內部寄存器的讀/寫(xiě)地址,其首地址是___【40】____。

【計算機三級嵌入式系統開(kāi)發(fā)技術(shù)真題二】相關(guān)文章:

計算機三級嵌入式系統開(kāi)發(fā)技術(shù)真題及答案07-26

計算機三級(嵌入式系統開(kāi)發(fā)技術(shù))真題參考答案12-05

2022年計算機三級嵌入式系統開(kāi)發(fā)技術(shù)真題(一)07-23

2014年計算機三級嵌入式系統開(kāi)發(fā)技術(shù)真題(三)09-06

2014年計算機三級嵌入式系統開(kāi)發(fā)技術(shù)真題及答案05-24

計算機三級《嵌入式系統開(kāi)發(fā)技術(shù)》選擇題練習06-06

計算機三級《嵌入式系統開(kāi)發(fā)技術(shù)》選擇題及答案08-02

計算機三級嵌入式真題09-25

計算機三級嵌入式系統開(kāi)發(fā)技術(shù)考前選擇題練習09-17

一级日韩免费大片,亚洲一区二区三区高清,性欧美乱妇高清come,久久婷婷国产麻豆91天堂,亚洲av无码a片在线观看