- 相關(guān)推薦
10位65MSPS模數轉換芯片ADC10065的原理和應用
摘要:ADC10065是NS(National Semiconductor)公司推出的一款高速低功耗A/D轉換器,它的轉換速率可達65MSPS,標稱(chēng)功耗僅為68.4mW,且保證不失碼。文中介紹了該芯片的主要參數、工作原理和引腳功能,給出了ADC10065的簡(jiǎn)單應用電路。1。粒模茫保埃埃叮档闹饕攸c(diǎn)
ADC10065是美國國家半導體公司推出的一款低功耗、單電源供電的CMOS 模數轉換器。該芯片在3V單電源供電時(shí),能以65MSPS的采樣速率將模擬信號轉為精確的10 位數字信號,而功耗僅為68.4mW,其備用模式時(shí)的功耗僅為14.1mW。ADC10065片內采用具有數據糾錯功能的差分總線(xiàn)結構。因而可在最小的功耗條件下提供極優(yōu)秀的動(dòng)態(tài)性能。該器件可廣泛應用于超聲波和圖像采集、蜂窩基站/通信接收機、聲納/雷達、xDSL、無(wú)線(xiàn)局域網(wǎng)、數據采集系統以及DSP 前端。
ADC10065的主要特性如下:
●3V單電源供電;
●滿(mǎn)標度輸入擺幅可在2.0 Vp-p,1.5 Vp-p,0或 1.0 Vp-p四種輸入信號中選擇;
●具有400MHz-3dB的輸入頻寬;
●具有靜態(tài)工作模式;
●帶有片內基準源和采樣保持放大電路;
●具有二進(jìn)制補碼數據格式輸出;
●可調整的輸出驅動(dòng)適合2.5V和3.3V系列的邏輯器件接口。
下面是ADC10065的主要參數:
●分辨率:10Bits;
●轉換速率:65MSPS;
●FPBW(全功率帶寬):400MHz?
●DNL(差分非線(xiàn)性):±0.3 LSB;
●SNR(信噪比fIN=32MHz) :59.3dB ;
●SFDR(無(wú)差錯動(dòng)態(tài)范圍fIN=32MHz時(shí)):-80dB;
●數據延遲:6個(gè)時(shí)鐘周期;
●參考電壓:+3.0V;
●65MHz時(shí)的功耗為:68.4mW。
圖2
2 引腳功能
圖1為ADC10065的引腳排列,該器件采用28腳TSSOP封裝,各引腳的基本功能如下(括號中為引腳號):
VIN-,VIN+(12,13):模擬信號輸入端。在1.2V參考電壓下,滿(mǎn)標度輸入擺幅為1.0Vp-p。單端操作時(shí),VIN+可與VCOM連接。
VREF(6):參考電壓(1.5V)引腳,使用時(shí)應通過(guò)一個(gè)1μF的旁路電容連接到VSSA。
VREFT,VCOM,VREFB(7,4,8):VREFT和VREFB僅為高阻抗參考旁路管腳,而VCOM則可用作設置輸入公用電壓VCM,這三個(gè)引腳都應當連接0.1μF的旁路電容。
CLK(1):數字時(shí)鐘輸入端。輸入頻率范圍為10MHz~65MHz,輸入在時(shí)鐘的上升沿有效。
DF(15):該引腳為高電平時(shí),輸出為二進(jìn)制補碼,該腳低電平時(shí),輸出為偏移二進(jìn)制碼。
STBY(28):靜態(tài)備用模式管腳。高電平時(shí),該器件轉到備用模式。
IRS(5):輸入范圍選擇管腳。該腳接VDDA時(shí), 滿(mǎn)標度輸入擺幅為2VP-P,接VSSA時(shí)為1.5VP-P,懸空時(shí)為1VP-P。
D0~D9(16~20,23~27):數據輸出端。D0是二進(jìn)制輸出數據的最低有效位,D9是最高有效位。
VDDA(2,9,10):模擬電源正極。需與一個(gè)3V的直流電源相連并連接一0.1μF的旁路電容到模擬地。電容應緊靠這些引腳,距離不超過(guò)1cm處。同時(shí)還應并聯(lián)一4.7μF的電容到模擬地。
VSSA(3,11,14):模擬地。
VDDIO(22):數字電源正端。該腳也應用一個(gè)0.1μF的電容旁路到數字地同時(shí)用一個(gè)4.7μF的電容并聯(lián)到數字地。該管腳上的電壓不能超過(guò)VDDA電壓300mV以上。
VSSIO(21):數字地。使用時(shí)應與數字地相連并遠離模擬地。
3 工作原理
圖2為ADC10065的內部結構框圖。
該器件由采樣保持、九級差分電路、時(shí)鐘控制、數字糾錯、帶隙精密電源、輸出緩沖和管狀數據線(xiàn)等七部分組成。根據IRS的狀態(tài)不同,差分輸入端可選擇峰峰值為1V、1.5V或2V的模擬信號,其中心值在VCM/2,相位差為180°,但是,差分輸入方式可使系統獲得較好的性能。芯片內部唯一的一個(gè)采樣保持級可提供400MHz的全功耗帶寬,數字糾錯的多級差分電路則可保證在提供優(yōu)異動(dòng)態(tài)性能的同時(shí)具有較低的功耗。ADC10065內部的+1.2V精密基準電源可用來(lái)設置該芯片的輸入信號峰值范圍。在精度要求較高時(shí),也可以使用外部參考電源。其10位數字輸出格式即可以是偏移二進(jìn)制碼,也可以是二進(jìn)制補碼。
圖3給出了ADC10065的傳輸特性。
4 應用電路
圖4所示是ADC10065的典型差分輸入應用電路。圖中,ADC10065的兩個(gè)模擬信號輸入端VIN+,VIN-形成差分輸入對,公用模式腳VCOM用來(lái)設置共用輸入電壓VCM。ADC10065的工作參考電壓為1.2V,但在0.8~2.0V時(shí)仍有優(yōu)異性能,較低的電壓可以降低信噪比,三個(gè)旁路引腳VREF、VREFT、VREFB上的0.1μF電容主要用來(lái)降低噪聲電流。由于模擬輸入端內部的開(kāi)關(guān)動(dòng)作會(huì )消耗一定的能量,同時(shí)會(huì )附加一定的噪聲信號,因此,應在每一輸入端串接一18Ω電阻,同時(shí)跨接一25pF電容,這些元件應盡量放置在靠近芯片的位置,輸入端是系統最敏感
【10位65MSPS模數轉換芯片ADC10065的原理和應用】相關(guān)文章:
數模轉換器TQ6122的原理和應用03-18
通用異步串口擴展芯片GM8123/25的原理和應用03-18
高性能VGA芯片AD8367原理及應用03-19
通用異步收發(fā)芯片SCC2691的原理及應用03-19
單片射頻收發(fā)芯片TRF6901的原理與應用03-18
一種改進(jìn)的模數轉換電路03-07