- 相關(guān)推薦
芯原微電子Product Engineer筆試題
在日常學(xué)習和工作中,我們很多時(shí)候都不得不用到試題,借助試題可以更好地檢查參考者的學(xué)習能力和其它能力。大家知道什么樣的試題才是好試題嗎?下面是小編精心整理的芯原微電子Product Engineer 筆試題,僅供參考,大家一起來(lái)看看吧。

芯原微電子Product Engineer筆試題 1
1.當執行ADD AX,BX指令后,若AX的內容為4E52H時(shí),設置的奇偶標志位PF=0,下面的敘述正確的是
A.表示結果中含1的個(gè)數是奇數
B.表示結果中含1的個(gè)數是偶數
C.表示該數是奇數
D.表示結果中低8位中含1的個(gè)數是奇數
2.循環(huán)控制指令LOOPNZ/LOOPNE繼續執行循環(huán)的條件是
A.CX≠0且ZF=1
B.CX≠0且ZF=0
C.CX≠0或ZF=1
D.CX≠0或ZF=0
3.調頻時(shí),如果調制信號頻率降低一半,幅度增大一倍,這時(shí)FM波的最大相偏
A.增大到二倍
B.減小到二倍
C.增大到四倍
D.不變
4.PCM通信系統中采用抽樣保持的目的是
A.保證編碼的精度
B.減小量化誤差
C.減小量化噪聲
D.以上都不是
5.可用于數字信號基帶傳輸的信道為
A.電纜
B.光纜
C.衛星
D.微波
6.已知某操作數的物理地址是2117AH,則它的段地址和偏移地址可能是
A.2025∶0F2A
B.2108∶00EA
C.2000∶017A
D.2100∶117A
7.下關(guān)于用雙線(xiàn)性變換法設計IIR濾波器的論述中正確的是( )。
A.數字頻率與模擬頻率之間呈線(xiàn)性關(guān)系
B.總是將穩定的模擬濾波器映射為一個(gè)穩定的數字濾波器
C.使用的變換是s平面到z平面的多值映射
D.不宜用來(lái)設計高通和帶阻濾波器
8.ORG 200H
BUF DB 12H,34H
MOV AX, WORD PTR BUF
上述指令語(yǔ)句執行后AX中的內容是
A.3412H
B.1234H
C.0200H
D.0012H
9.反饋型振蕩器要產(chǎn)生穩定可靠的正弦波振蕩,必須滿(mǎn)足
A.振幅起振條件
B.相位起振條件
C.平衡條件
D.穩定條件
10.X DB 20H DUP(0)
Y DW ‘7A’,‘8B’
MOV CH,LENGTH Y
MOV CL, LENGTH X
執行上述指令后,CX中的內容是
A.0120H
B.2010H
C.207AH
D.7A20H
11.知AX,BX中均為帶符號數,當進(jìn)行字相除時(shí),下面指令或指令序列正確的是
A.DIV BX
B.CWD ;IDIV BX
C.XOR DX,DX ;DIV BX
D.CBW;IDIV BX
12.DF=0,SI=20H,CX=10,執行REP LODSW指令后,SI中的內容是
A.20H
B.30H
C.34H
D.40H
13.堆棧中當前出棧的存儲單元地址是
A.SS*10H SP
B.SS*10H BP
C.SS*10 SP
D.SS*10 BP
14.設ADRT=100H,不符合語(yǔ)法規則的語(yǔ)句是
A.MOV AX,ADRT
B.MOV AX,[ADRT SI]
C.MOV [ADRT],AX
D.MOV ADRT[SI],AX
15.以寄存器DI間接尋址的存儲器字節單元內容加1的指令是
A.INC [DI]
B.INC DI
C.INC BYTE PTR[DI]
D.ADD [DI],1
16.DA1 DW 2A05H
DA2 DB 0FAH
MOV AL,BYTE PTR DA1
SUB DA2,AL
上述指令執行后,DA2中的內容是
A.0DAH
B.0FAH
C.0F5H
D.0D0H
17.可以采用APS協(xié)議的自愈環(huán)有
A.二纖單向通道倒換環(huán)
B.二纖雙向通道倒換環(huán)
C.二纖單向復用段倒換環(huán)
D.二纖雙向通道倒換環(huán)和二纖單向復用段倒換環(huán)
18.算術(shù)右移指令SAR和邏輯右移指令SHR,兩條指令執行結果完全相同的條件是
A.目的操作數最高位為0
B.目的操作數最高位為1
C.目的操作數為任意情況
D.無(wú)論什么情況都不可能完全相同
19.匯編語(yǔ)言源程序,可以是
A.可以直接由機器執行
B.必須由編譯程序生成目標程序才能執行
C.必須由解釋程序生成目標程序才能執行。
D.必須由匯編程序匯編成目標程序才能執行
20.對數字通信中再生中繼器的有關(guān)描述,不正確的是哪個(gè)?
A.放大和均衡信號
B.消除誤碼
C.消除噪聲積累
D.有誤碼積累
簡(jiǎn)答題
21.描述你對集成電路工藝的認識。
22.動(dòng)態(tài)隨機存儲器的英文縮寫(xiě)。
23.畫(huà)出可以檢測10010串的.狀態(tài)圖,并verilog實(shí)現之。
24.用頻率為10KHz的余弦單頻調制信號對頻率為10.7MHz的正弦高頻載波信號進(jìn)行調制,分別得到已調信號的數學(xué)表示式u1(t)、u2(t)、u3(t),試問(wèn)它們各屬于哪種已調波?
u1(t)=1.2sin(2π×10.7×106t 5sin2π×104t)V
u2(t)=1.2(1 0.4cos2π×104t)sin2π×106tV
u3(t)=1.2sin(2π×10.7×106t 5cos2π×104t)V
25.Name 3 Vehicle Buses.
26.電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電壓,要求繪制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾波器。
27.有兩個(gè)線(xiàn)程
void producer()
{
while(1)
{
GeneratePacket();
PutPacketIntoBuffer();
Signal(customer);
}
}
void customer()
{
while(1)
{
WaitForSignal();
if(PacketInBuffer>10)
{
ReadAllPackets();
ProcessPackets();
}
}
}
(1)有沒(méi)有其他方法可以提高程序的性能
(2)可不可以不使用信號之類(lèi)的機制來(lái)實(shí)現上述的功能
28.試用VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯。
29.你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?
30.latch與register的區別,為什么現在多用register.行為級描述中latch如何產(chǎn)生的。
芯原微電子Product Engineer筆試題 2
1. 建立時(shí)間是指觸發(fā)器的時(shí)鐘信號上升沿到來(lái)以前,數據穩定不變的時(shí)間。輸入信號應提前時(shí)鐘上升沿(如上升沿有效)T時(shí)間到達芯片,這個(gè)T就是建立時(shí)間-Setup time.如不滿(mǎn)足setup time,這個(gè)數據就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數據才能被打入觸發(fā)器。保持時(shí)間是指觸發(fā)器的時(shí)鐘信號上升沿到來(lái)以后,數據穩定不變的時(shí)間。如果hold time不夠,數據同樣不能被打入觸發(fā)器。
建立時(shí)間是指在時(shí)鐘邊沿前,數據信號需要保持不變的時(shí)間。保持時(shí)間是指時(shí)鐘跳變邊沿后數據信號需要保持不變的時(shí)間。如果不滿(mǎn)足建立和保持時(shí)間的話(huà),那么DFF將不能正確地采樣到數據,將會(huì )出現metastability(亞穩態(tài))的情況。如果數據信號在時(shí)鐘沿觸發(fā)前后持續的時(shí)間均超過(guò)建立和保持時(shí)間,那么超過(guò)量就分別被稱(chēng)為建立時(shí)間裕量和保持時(shí)間裕量。
2. 什么是競爭與冒險現象?怎樣判斷?如何消除?(漢王筆試)
在組合邏輯中,由于門(mén)的輸入信號通路中經(jīng)過(guò)了不同的延時(shí),導致到達該門(mén)的時(shí)間不一致叫競爭。產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。
3. 列舉幾種集成電路典型工藝。工藝上常提到0.25,0.18指的是什么?(仕蘭微面試題目)制造工藝:我們經(jīng)常說(shuō)的0.18微米、0.13微米制程,就是指制造工藝了。制造工藝直接關(guān)系到cpu的電氣性能。而0.18微米、0.13微米這個(gè)尺度就是指的是cpu核心中線(xiàn)路的寬度。線(xiàn)寬越小,cpu的功耗和發(fā)熱量就越低,并可以工作在更高的`頻率上了。所以以前0.18微米的cpu最高的頻率比較低,用0.13微米制造工藝的cpu會(huì )比0.18微米的制造工藝的發(fā)熱量低都是這個(gè)道理了。
4. 集成電路前段設計流程,寫(xiě)出相關(guān)的工具。
【芯原微電子Product Engineer筆試題】相關(guān)文章:
2003 Software Engineer筆試題07-31
via筆試題(software engineer)08-10
NViDIA筆試題(Physical Design Engineer)08-09
威盛Embeded Software Engineer 筆試題08-10
avant!微電子ee筆試題07-31
AMD GPU ASIC Design Engineer筆試題08-09
士蘭微電子筆試試題07-12